# Vivado 설계 실습

Kyung-Wook Shin kwshin@kumoh.ac.kr

#### School of Electronic Eng., Kumoh National Institute of Technology

Verilog HDL

Xilinx Vivado 설계 실습

## Vivado 설계 흐름

2

- 1. Vivado project 생성
- 2. 설계 입력
- 3. RTL 시뮬레이션
- 4. 설계 합성
- 5. 설계 구현
- 6. FPGA 디바이스 프로그래밍

Verilog HDL

## 설계실습 예제 회로

3

- □ 8비트(256진) 증가/감수 계수기
  - ❖ mode=0; +1씩 증가하는 증가 계수기(up counter)로 동작
  - ❖ mode=1; -1씩 감소하는 감소 계수기(down counter)로 동작
  - ❖ Active-high 동기식 리셋을 가짐

| 공가/감소 계수기의 공식 |      |        |
|---------------|------|--------|
| rst           | mode | 동작     |
| 0             | 0    | +1씩 증가 |
|               | 1    | -1씩 감소 |

0000 0000으로 초기화



증가/감소 계수기의 상태천이도

Verilog HDL

Xilinx Vivado 설계 실습

## 설계실습 예제 회로 - Verilog source code 4

```
module counter_ud (clk, rst, mode, cnt);
 input
                 clk, rst, mode;
 output [7:0]
                  cnt;
          [7:0]
 reg
                  cnt;
always @(posedge clk) begin
  if (rst) cnt <= 0;
   else begin
      if (mode) cnt <= cnt - 1;
      else cnt <= cnt + 1;</pre>
   end
end
endmodule
```

Verilog HDL

# 설계실습 예제 회로 – Verilog Testbench

```
module tb_counter_ud;
              clk, rst, mode;
 wire [7:0] cnt;
  counter_ud U0 (clk, rst, mode, cnt);
 initial begin
    clk = 0;
    mode = 0;
 always
    #10 clk = ~clk;
 always
    #320 mode = ~mode;
  initial begin
             rst = 0;
   #5 rst = 1;
   #30 rst = 0;
   #100 rst = 1;
   #30 rst = 0;
 end
endmodule
```

**Verilog HDL** 

Xilinx Vivado 설계 실습

### 설계실습 예제 회로 – 실습회로 구성도



Verilog HDL

## 1. Project 생성







Verilog HDL

Xilinx Vivado 설계 실습

### 1.1 Project 생성 – New Project

8





**Verilog HDL** 

## 1.1 Project 생성 – New Project

9

#### ■ Project Type 설정



**Verilog HDL** 

Xilinx Vivado 설계 실습

## 1.2 Project 생성 – Add Sources

10

#### Add Sources



Verilog HDL

## 1.2 Project 생성 – Add Sources

Add Source Files Look <u>i</u>n: Source Recent Directories tb counter ud.v D:/Source nodule counter\_ud (clk, rst, mode, cnt); clk, rst, mode; [7:0] cnt; [7:0] cnt; output reg always @(posedge clk) begin if (rst) cnt <= 0; else begin if (mode) cnt <= cnt - 1; else cnt <= cnt + 1; end File name: "counter\_ud.v" "tb\_counter\_ud.v" Files of type: Design Source Files (.vhd, vhdl, vhf, vhdp, vho, v, vf, verilog, vr, vg, vb, tf, vlog, vp, v

Verilog HDL

Add Sources

Xilinx Vivado 설계 실습

### 1.2 Project 생성 – Add Sources

12

11



Verilog HDL

Xilinx Vivado 설계 실습

13-6

## 1.3 Project 생성 – Add Constraints

13

- Add Constraints
  - ❖ Constraint 파일(Xilinx Design Constraint; XDC) 생성 및 기존 파일 추가



**Verilog HDL** 

Xilinx Vivado 설계 실습

### 1.4 Project 생성 – Default Part

14

□ Default Part; FPGA 디바이스 및 보드 선택 (xc7s75fgga484-1)



**Verilog HDL** 

## 1.5 Project 생성 – Project Summary

15





Verilog HDL

Xilinx Vivado 설계 실습

# 1.6 Project 생성 – 완료된 상태

16



**Verilog HDL** 

### 2.1 설계입력 - Add Sources

17

#### Add Sources





Verilog HDL

Xilinx Vivado 설계 실습

#### 2.1 설계입력 - Add Sources

18

#### ■ Add or Create Design Sources



Verilog HDL

## 2.1 설계입력 – Add Files

19

#### □ Add Design Sources



Verilog HDL

Xilinx Vivado 설계 실습

## 2.1 설계입력 - Add Files

20

#### Add Sources



Verilog HDL

### 2.1 설계입력 - Add Files

21



#### 3.1 RTL 시뮬레이션

22

#### □ 테스트벤치 파일 확인



**Verilog HDL** 

## 3.2 RTL 시뮬레이션 – Top 모듈 지정

23

#### □ 테스트벤치를 top 모듈로 설정; 테스트 벤치 파일 우클릭 → Set as Top



Verilog HDL

Xilinx Vivado 설계 실습

## 3.3 RTL 시뮬레이션 – Run Simulation



**Verilog HDL** 

#### 3.4 RTL 시뮬레이션 - 결과 확인

25

#### □ 시뮬레이션 결과 확인



**Verilog HDL** 

Xilinx Vivado 설계 실습

## 4.1 설계 합성 – Timing Constraints 설정 26



**Verilog HDL** 

### 4.1 설계 합성 – Timing Constraints 설정 27



Verilog HDL

Xilinx Vivado 설계 실습

### 4.1 설계 합성 – Timing Constraints 설정 28



**Verilog HDL** 

## 4.1 설계 합성 – Timing Constraints 설정 29

A Timing Constraints Wizard ■ Timing Constraints 설정 **Primary Clocks** Primary clock, Primary clocks usually enter the design though input ports. Specify the period and optionally a name and waveform (rising and falling edge times) to describe the duty cycle if not 50%. More info input/output delay 등 Recommended Constraints 합성 과정에 적용되는 O p O m ☑ Object Name Frequency (MHz) Period (ns) Bise At (ns) Fall At (ns) litter (ns) constraints 설정 ☑ [I]] clk clk 20.000 50.000 0.000 25.000 5.000 Constraints for Pulse Width Check Only Object Name Frequency (MHz) Period (ns) Rise At (ns) Fall At (ns) Jitter (ns) Tcl Command Preview (2) Existing Create Clock Constraints (0) Q create clock-period 50.000 -name clk -waveform (0.000 25.000) [get\_ports {clk}] set\_input\_jitter clk 5.000

Verilog HDL

Xilinx Vivado 설계 실습

## 4.2 설계 합성 - XDC 파일 확인

?

30

< <u>Back</u> Next > <u>Skip to Finish >> Cancel</u>

□ Xilinx Design Constraints(XDC) 파일 확인



**Verilog HDL** 

### 4.3 설계 합성 – Run Synthesis

31





**Verilog HDL** 

Xilinx Vivado 설계 실습

### 4.3 설계 합성 – Run Synthesis

32

#### ■ Synthesis 실행





**Verilog HDL** 

# 4.4 설계 합성 – 회로도 확인



#### 5.1 설계 구현 - 디바이스 핀 할당

I/O Planning 

✓ ■ Default Layout > PROJECT MANAGER □ Debug Q = 0 0 ∨ □ Constraints (1)
 ∨ □ constrs\_1 (1) > RTL ANALYSIS updn-counter.xdc (target) Edit Timing Constraints ¥ Set Up Debug Report Clock Networks Report Clock Interaction Report DRC Report Noise Q 불 🛊 🖪 + 별 Report Utilization Neg Diff Pair Package Pin Fixed Bank I/O Std ★ Report Power default (LVCMOS18) \* ∨ 1 cnt (8) OUT Schematic **Verilog HDL** Xilinx Vivado 설계 실습

13-17

34

### 5.1 설계 구현 - 디바이스 핀 할당

35





## 5.1 설계 구현 - 디바이스 핀 할당

36

- □ 디바이스 핀 할당(I/O Ports 탭)
  - ❖ port 선택, Package Pin 컬럼에 핀 할당(핀 할당 테이블 참조)
  - ❖ I/O Std 컬럼; LVCMOS33으로 선택



**Verilog HDL** 

#### 5.2 설계 구현 - XDC 파일 확인

37

#### ❖ 저장 후, Constraints 파일(XDC) 확인



Verilog HDL

Xilinx Vivado 설계 실습

## 5.3 설계 구현 – Run Implementation

38

#### ■ Implementation 실행





**Verilog HDL** 

## 5.3 설계 구현 - Run Implementation

39

#### ■ Implementation 실행



**Verilog HDL** 

Xilinx Vivado 설계 실습

#### 6.1 FPGA 디바이스 프로그래밍

40



**Verilog HDL** 

#### 6.1 FPGA 디바이스 프로그래밍

41



#### 6.1 FPGA 디바이스 프로그래밍

42



#### 6.1 FPGA 디바이스 프로그래밍

43

- ❖ FPGA 디바이스 선택
- ❖ Program Device 실행



**Verilog HDL** 

Xilinx Vivado 설계 실습

#### 6.1 FPGA 디바이스 프로그래밍

44

- ❖ Bitstream 파일 선택
- ❖ Program Device 실행



❖ FPGA 실습장비의 clock 주파수를 1 Hz 또는 10 Hz로 맞추고 동작을 확인한다.

**Verilog HDL** 

45

- ❖ 실습 키트에 장착된 configuration ROM 이용
  - > s25FL128s (128 Mb) SPI Flash Memory (Spansion)
- ❖ 비트 스트림 파일을 configuration ROM에 저장할 수 있는 .mcs 파일로 변환



**Verilog HDL** 

Xilinx Vivado 설계 실습

## 6.2 Flash Memory 프로그래밍

46



**Verilog HDL** 



Verilog HDL

Xilinx Vivado 설계 실습

## 6.2 Flash Memory 프로그래밍

48

47



**Verilog HDL** 

project\_1 - [D:/Vivado-Lab/project\_1/project\_1.xpr] - Vivado 2021.1



- ❖ 실습장비 전원 ON
- Open target
- **\*** Auto Connect



**Verilog HDL** 

Xilinx Vivado 설계 실습

## 6.2 Flash Memory 프로그래밍

50

49





**Verilog HDL** 

51

❖ Configuration Memory Device 추가



Verilog HDL

Xilinx Vivado 설계 실습

### 6.2 Flash Memory 프로그래밍

52

- ❖ Flash 메모리 선택
- ❖ Program Configuration Memory 실행



**Verilog HDL** 

53





- 1 FPGA 보드의 Reconfig스위치 click
- ② Flash 메모리 → FPGA 프로그래밍 정보 로딩
- ③ FPGA 실습장비 동작 확인

Verilog HDL

Xilinx Vivado 설계 실습

# 6.2 Flash Memory 프로그래밍

54

❖ Flash 메모리 정보 지우기



**Verilog HDL**